以下为《计算机组成原理(1)》的无排版文字预览,完整内容请下载
第一章
选择题
1、冯·偌依曼计算机中指令和数据均以二进制存放在存储器中,CPU区分它们的依据是( )
A、指令操作码的译码结果
B、指令和数据的寻址方式c、指令周期的不同阶段
D、指令和数据所在的存储单元
2、下列选项中,描述浮点数操作速度指标的是( )
A、 MIPS B、 CPI C、IPC D、 MFLOPS
3、计算机硬件能直接识别和执行的语言是( )
A、高级语言 B、汇编语言 C、机器语言 D、符号语言
4、冯·诺依曼机工作方式的基本特点是( )
A、按地址访问并顺序执行指令
B、精确结果处理
c、存储器按内部地址访问
D、自动工作
5、控制器、运算器和存储器合起来一般称为( )
A、I/O部件 B、内存储器 C、外存储器 D、主机
6、计算机经历了从器件角度划分的四代发展历程,但从系统结构来看,至今为止绝大多数计算机仍是( )式计算机。
A、实时处理 B、智能化 C、并行 D、冯·诺依曼
7、用于科学计算的计算机中,标志系统性能的主要参数是( )
A、主时钟频率 B、主存容量 C、 MFLOPS D、MIPS
8、当前设计高性能计算机的重要技术途径是( )
A、提高CPU主频
B、扩大主存容量
C、采用非冯若依曼结构
D、采用并行处理技术
9、冯·诺依曼计算机的核心思想是( ) 。
A、多指令流单数据流
B、存储程序并接地址顺序执行指令
C、堆栈操作
D、存储器按内容选择地址
填空题
1、系统软件包括:服务程序、语言程序、 、数据库管理系统。
2、计算机的软件一般分为 和 两大部分。
3、冯氏计算机五大组成部分 、 存储器、输入设备和输出设备五个部分。
4、计算机系统是由 和 两大部分组成的,两者缺一不可。
第二章
计算题
已知x=2-010*0.1111,y=2-100*0.1110,试用浮点运算方法计算x-y。
选择题
1、浮点数加、减运算过程一般包括对阶、尾数运算、规格化、舍入和判溢出等步骤。设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含2位符号位))。若有两个数X=2'×29/32,v=2°×5/8,则用浮点加法计算X+Y的最终结果是( )
A、00111 *** B、00111 ***
C.01000 *** D、发生溢出
2、float型数据通常用IEEE754单精度浮点数格式表示。若编译器将float型变量x分配在一个32位浮点寄存器FR1中
且x=-8.25,则FR1的内容是()
A、C104 0000H B、C***H
C、C184 0000H D、C1C20000H
3、某机字长32位,其中1位符号位,31位表示尾数。若用定点小数表示,则最大正小数为( ?)
/
4、某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是( )
A、 789D B、 789H C、 1887D D、***001B
5若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是()码:
A、原 B、补 C、反 D、移
6、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是( )
A、-127 B、-32 C、-125 D、-3
7、下列数中最小的数为( )
A、101001B B、52Q C、29D D、233H
8、8位定点原码整数***B的真值为( )
A、+***B B、-***B C、+***B D、-***B
9、某数x的真值为-0.***,在计算机中该数表示为B0H,则该数所用的编码为( )。
A、原码 B、补码 C、反码 D、移码
10、已知字符“0”的ASCII码为30H,字符“9”的ASCII码前加上一个奇校验位后的数据信息为( )
A、B9H B、39H C、89H D、09H
第三章
选择题
1、假定用若干个2k×4位芯片组成一个8k×8位存储器,则地址0B1FH所在芯片的最小地址是( )
A、0000H B、0600H C、0700H D、0800H
2、下列有关RAM和ROM的叙述中,正确的是( )
A、RAM是易失性存储器,ROM是非易失性存储器
B、RAM和ROM都采用随机存取方式进行信息访问
C、I RAM和ROM都可用作Cache
D、RAM和ROM都需要进行刷新
E、仅I和II
F、仅II和III
G、仅I,II,III
H、仅II,III,IV
3、下列各类存储器中,不采用随机存取方式的是( )
A、EPROM B、CDROM C、DRAM D、SRAM
4、某计算机存储器按字节编址,主存地址空间大小为64MB,现用4M×8位的RAM芯片组成32MB的主存储器,则存储器地址寄存器MAR的位数至少是( )
A、22位 B、23位 C、25位 D、26位
5、采用虚拟存储器的主要目的是( )
A、提高主存储器的存取速度 B、扩大存储器空间,并能进行自动管理
C、提高外存储器的存取速度 D、扩大外存储器的存储空间
6、存储单元是指( )
A、存放一个二进制信息位的存储元 B、存放一个机器字的所有存储元集合
C、存放一个字节的所有存储元集合 D、存放两个字节的所有存储元集合
7、下面说法正确的是( )
A、半导体RAM信息可读可写,且断电后仍能保持记忆
B、半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的
C、静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失
D、ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失
8、某计算机的Cache共有16块,采用2路组相联映射方式(即每组2块)。每个主存块大小为32字节,按字节编址。主存129号单元所在主存块应装入到的Cache组号是( )
A、0 B、2 C、4 D、6
9、存储周期是指( )
A、存储器的读出时间 B、存储器进行连续读和写操作所允许的最短时间间隔
C、存储器的写入时间 D、存储器进行连续写操作所允许的最短时间间隔
10、在主存和CPU之间增加cache的目的是( )
A、增加内存容量 B、提高内存的可靠性
C、解决CPU与内存之间的速度匹配问题 D、增加内存容量,同时加快存取速度
11、下列外存中,属于顺序存取存储器的是( )
A、U盘 B、硬盘 C、磁带 D、光盘
12、相联存储器是按( )进行寻址的存储器( )
A、地址指定方式 B、堆栈存取方式
C、内容指定方式 D、地址指定与堆栈存取方式结合
13、交叉存储器实质上是一种( )存储器,它能执行独立的读写操作( )
A、多模块,并行 B、多模块,串行 C、整体式,并行 D、整体式,串行
14、计算机系统中的存贮器系统是指( )
A、RAM存贮器 B、ROM存贮器 C、主存贮器 D、内存贮器和外存贮器
15、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为( )A.64,16
A、16,64 B、64,8 C、16,16 D、64,16
16、某计算机主存容量为64KB,其中ROM区为4KB,其余为RAM区,按字节编址。现要用2K×8位的ROM芯片和4K×4位的RAM芯片来设计该存储器,则需要上述规格的ROM芯片数和RAM芯片数分别是( )
A、1,15 B、2,l5 C、1,30 D、2,30
17、假设某计算机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )
A、5% B、9.5% C、50% D、95%
18、某程序执行过程中CPU访问存储器1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是:( )
A、5% B、9.5% C、50% D、95%
19、存储单元是指:( )
A、存放一个二进制信息位的存储元 B、存放一个字节的所有存储元集合
C、存放一个机器字的所有存储元集合 D、存放两个字节的所有存储元集合
20、下面说法正确的是:( )
A、半导体RAM信息可读可写,且断电后仍能保持记忆
B、半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的
C、静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失
D、ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失
21、下列外存中,属于顺序存取存储器的是:( )
A、U盘 B、硬盘 C、磁带 D、光盘
22、下列各类存储器中,不是半导体存储器的是:( )
A、EPROM B、CDROM C、DRAM D、SRAM
23、在主存和CPU之间增加cache的目的是( )
A、增加内存容量 B、提高内存的可靠性
C、解决CPU与内存之间的速度匹配问题 D、增加内存容量,同时加快存取速度
24、交叉存储器实质上是一种( )存储器,它能执行独立的读写操作( )
A、多模块,并行 B、多模块,串行 C、整体式,并行 D、整体式,串行
25、计算机系统中的存贮器系统是指:( )
A、RAM存贮器 B、ROM存贮器 C、主存贮器 D、内存贮器和外存贮器
26、存储周期是指( )。
A、存储器的读出时间 B、存储器连续启动两次读操作所需间隔的最小时间
C、存储器的写入时间 D、存储器进行连续写操作所允许的最短时间间隔
27、某SRAM芯片,存储容量为16K×16位,该芯片的地址线和数据线数目为( )。
A、32,14 B、16,16 C、16,8 D、14,16
28、在主存和CPU之间增加cache的目的是( )。
A、增加内存容量 B、提高内存的可靠性
C、解决CPU与内存之间的速度匹配问题 D、增加内存容量,同时加快存取速度
29、存储单元是指存放( )。
A、一个二进制信息位的存储元 B、一个机器字的所有存储元集合
C、一个字节的所有存储元集合 D、两个字节的所有存储元集合
30、交叉存储器实质上是一种( )存储器。
A、多模块,并行 B、多模块,串行 C、整体式,并行 D、整体式,串行
31、采用虚拟存储器的主要目的是( )。
A、提高主存储器的存取速度 B、扩大存储器空间,并能进行自动管理
C、提高外存储器的存取速度 D、扩大外存储器的存储空间
32、假设某机的存储系统由Cache和主存组成。某程序执行过程中访存1000次,其中访问Cache缺失(未命中)50次,则Cache的命中率是( )。
A、5% B、9.5% C、50% D、95%
33、下列外存中,属于顺序存取存储器的是( )。
A、软盘 B、硬盘 C、磁带 D、光盘
34、下列存储器中,属于半顺序存取存储器的是( )。
A、RAM B、硬盘 C、磁带 D、ROM
35、计算机中,通常用( )来存放访问存储器的地址。
A、指令寄存器 B、地址寄存器 C、程序计数器 D、数据寄存器
36、CACHE的块替换全部由( )实现。
A、操作系统 B、系统软件 C、硬件 D、固件
37、存储单元是指:( )
A、存放一个二进制信息位的存储元 B、存放一个字节的所有存储元集合
C、存放一个机器字的所有存储元集合 D、存放两个字节的所有存储元集合
38、DRAM存储器的刷新一般有三种方式,下面哪种不属于。
A、异步式 B、分散式 C、集中式 D、同步式
39、通用计算机系统中完整的存贮系统应包括:( )
A、RAM存贮器 B、ROM存贮器 C、主存贮器 D、内存贮器和外存贮器
40、下面说法正确的是:( )
A、RAM可读可写,且断电后仍能保持记忆
B、静态RAM存储信息是非挥发性的
C、无论静态RAM还是动态RAM,断电后存储的信息将消失
D、ROM不用刷新,且集成度RAM高,断电后存储的信息将消失
41、某程序执行过程中CPU访问存储器500次,其中访问Cache缺失(未命中)25次,则Cache的命中率是:( )
A、5% B、9.5% C、50% D、95%
42、在主存和CPU之间增加cache的目的是( )
A、增加内存容量 B、提高内存的可靠性
C、解决CPU与内存之间的速度匹配问题 D、增加内存容量,同时加快存取速度
43、下列各类存储器中,不是半导体存储器的是:( )
A、EPROM B、CDROM C、DRAM D、SRAM
44、EPROM是指______。
A、擦除可编程只读存储器 B、写存储器 C、读存储器 D、速存储器
45、双端口存储器所以能高速进行读写,是因为采用______。
A、高速芯片 B、两套相互独立的读写电路 C、流水技术 D、新型器件
填空题、
DRAM存储器的刷新一般有______、______和______三种方式。
主存与CACHE的地址映射有____、_____、_____三种方式。
计算题、
1、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。若存储周期T=200ns,数据总线宽度为64位,总线传送周期t=50ns。问:顺序存储器和交叉存储器的平均存取时间、带宽各是多少?(拍照上传)
2、CPU执行一段程某某, cache完成存取的次数为2420次,主存完成存取的次数为80次,已知cache存储周期为40ns,主存存储周期为240ns,求cache/主存系统的效率和平均访问时间。(拍照上传)
简答题
某机字长8位,用4K*8位的RAM芯片和2K*8位的ROM芯片设计一个容量为16K字的存储器,其中RAM为高8K字,ROM为低2K字,最低地址为0。
(1)地址线和数据线各为多少根?
(2)各种芯片的数量是多少?
(3)请画出存储器结构图及与CPU的连接图。(请拍照上传)
第四章
1、偏移寻址通过将某个寄存器内容与一个形式地址相加而生成有效地址。下列寻址方式中,不属于偏移寻址方式的是( )
A间接寻址 B基址寻址 C相对寻址 D变址寻址
2、指令系统中采用不寻址方式的目的主要是( )
A实现存储程序和程序控制 B缩短指令长度,扩大寻址空间,提高编程灵活性
C可以直接访问外存 D提供扩展操作码的可能并降低指令译码难度
3、从以下有关RISC的描述中,选择最合适的答案( )。
A、采用RISC技术后,计算机的体系结构又恢复到早期的比较简单的情况。
B、为了实现兼容,新设计的RISC,是从原来CISC系统的指令系统中挑选一部分实现的。
C、RISC的主要目标是减少指令数,提高指令执行效率。
D、RISC设有乘、除法指令和浮点运算指令。
4、用某个寄存器的值做操作数地址的寻址方式称为( )寻址。
A直接 B.间接 C.寄存器 D.寄存器间接
5、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采( )
A堆栈寻址方式 B立即寻址方式 C隐含寻址方式 D间接寻址方式
6、 下列关于RISC的叙述中,错误的是( )
A、RISC普遍采用微程序控制器 B、RISC大多数指令在一个时钟周期内完成
C、RISC的内部通用寄存器数量相对CISC多
D、RISC的指令数、寻址方式和指令格式种类相对CISC少
7、用某个寄存器的值做操作数地址的寻址方式称为( )寻址。
A、直接 B、间接 C、寄存器 D、寄存器间接
8、指令系统中采用不同寻址方式的目的主要是:
A、缩短指令长度,扩大寻址空间,提高编程灵活性 B、可以直接访问外存
C、提供扩展操作码的可能并降低指令译码难度 D、实现存储程序和程序控制
9、寄存器间接寻址方式中,操作数处在:
A、通用寄存器 B、堆栈 C、主存储器 D、程序计数器
10、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个经常需采:
A、堆栈寻址方式B、立即寻址方式C、隐含寻址方式D、间接寻址方式
填空题
从计算机指令系统的角度看当前的计算机指令系统结构分为两大类:_____、_____。
地址码表示_______。以其数量为依据,可以将指令分为______、_____和______等几种。
形成指令地址的方式,称为____方式,有______寻址和______寻址两种。
指令字长度分为_____、_____、______三种形式。
指令格式是指令用二进制代码表示的结构形式,指令格式由( )字段和( )两字段组成。
第五章
选择题
1、相对于微程序控制器,硬布线控制器的特点是( )
A、指令执行速度慢,指令功能的修改和扩展容易
B、 内容过长,仅展示头部和尾部部分文字预览,全文请查看图片预览。 间的连接部件 B、运算器、寄存器、主存之间的连接部件
C运算器、寄存器、外围设备之间的连接部件 D运算器、控制器、寄存器之间的连接部件
10、系统总线中地址线的功能是( )。
A、选择主存单元地址 B、选择进行信息传输的设备
C、选择外存地址 D、指定主存和IO设备接口电路的地址
11、CRT的颜色数为256色,则刷新存储器每个单元的字长应该为:
A、256位 B、8位 C、7位 D、16位
12、计算机的外围设备是指:
A、输入/输出设备 B、外存设备 C、通信设备 D、除主机外的其他设备
13、输入、输出设备以及辅助存储器一般统称为( ):
A、I/O系统 B、外围设备 C、外存储器 D、执行部件
14、显示器的颜色数为256色,则刷新存储器每个单元的字长应该为:
A、256位 B、8位 C、7位 D、16位
15、设置显示器的颜色深度为24位,分辨率为1024×768,则需要用于显示的刷新存储器容量至少( )MB。
A、2 B、4 C、16 D、24
[文章尾部最后500字内容到此结束,中间部分内容请查看底下的图片预览]
以上为《计算机组成原理(1)》的无排版文字预览,完整内容请下载
计算机组成原理(1)由用户“fjs_happy”分享发布,转载请注明出处