以下为《1数字逻辑基础习题解答》的无排版文字预览,完整内容请下载
自我检测题
1.(26.125)10=(11010.001)2 =(1A.2)16
2.(100.9375)10=(***.1111)2
3.(***.01101)2=( 137.32 )8=(95.40625)10
4.(133.126)8=(5B.2B)16
5.(1011)2×(101)2=(110111)2
6.(486)10=(***0110)8421BCD=(***1001)余3BCD
7.(5.14)10=(0101.***)8421BCD
8.(***)8421BCD=(93)10
9.基本逻辑运算有 与 、或、非3种。
10.两输入与非门输入为01时,输出为 1 。
11.两输入或非门输入为01时,输出为 0 。
12.逻辑变量和逻辑函数只有 0 和 1 两种取值,而且它们只是表示两种不同的逻辑状态。
13.当变量ABC为100时,AB+BC= 0 ,(A+B)(A+C)=__1__。
14.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫 真值表 。
15. 用与、或、非等运算表示函数中各个变量之间逻辑关系的代数式叫 逻辑表达式 。
16.根据 代入 规则可从可得到。
17.写出函数Z=ABC +(A+BC)(A+C)的反函数=。
18.逻辑函数表达式F=(A+B)(A+B+C)(AB+CD)+E,则其对偶式F'=
__(AB+ABC+(A+B)(C+D))E。
19.已知,其对偶式F'=。
20.的最简与-或式为Y=。
21.函数的最小项表达式为Y= ∑m(1,3,9,11,12,13,14,15)。
22.约束项是 不会出现 的变量取值所对应的最小项,其值总是等于0。
23.逻辑函数F(A,B,C)=∏M(1,3,4,6,7),则F(A,B,C)=∑m( 0,2,5)。
24.VHDL的基本描述语句包括 并行语句 和 顺序语句 。
25.VHDL的并行语句在结构体中的执行是 并行 的,其执行方式与语句书写的顺序无关。
26.在VHDL的各种并行语句之间,可以用 信号 来交换信息。
27.VHDL的PROCESS(进程)语句是由 顺序语句 组成的,但其本身却是 并行语句 。
28.VHDL顺序语句只能出现在 进程语句 内部,是按程序书写的顺序自上而下、一条一条地执行。
29.VHDL的数据对象包括 常数 、 变量 和 信号 ,它们是用来存放各种类型数据的容器。
30.下列各组数中,是6进制的是 。
A.14752 B.62936 C.53452 D.37481
31.已知二进制数***,其对应的十进制数为 。
A.202 B.192 C.106 D.92
32.十进制数62对应的十六进制数是 。
A.(3E)16 B.(36)16 C.(38)16 D.(3D)16
33.和二进制数(***11.001)2等值的十六进制数是 。
A.(337.2)16 B.(637.1)16 C.(1467.1)16 D.(C37.4)16
34.下列四个数中与十进制数(163)10不相等的是 。
A.(A3)16 B.(***)2
C.(***0011)8421BCD D.(***1)8
35.下列数中最大数是 。
A.(***0)2 B.(12F)16 C.(301)10 D.(***)8421BCD
36.和八进制数(166)8等值的十六进制数和十进制数分别为 。
A.76H,118D B.76H,142D C.E6H,230D D.74H,116D
37.已知A=(10.44)10 ,下列结果正确的是 。
A. A=(1010.1)2 B.A=(0A.8)16
C. A=(12.4)8 D.A=(20.21)5
38.表示任意两位无符号十进制数需要 位二进制数。
A.6 B.7 C.8 D.9
39.用0、1两个符号对100个信息进行编码,则至少需要 。
A.8位 B.7位 C.9位 D.6位
40.相邻两组编码只有一位不同的编码是 。
A.2421BCD码 B.8421BCD码 C.余3码 D.格雷码
41.下列几种说法中与BCD码的性质不符的是 。
A.一组4位二进制数组成的码只能表示一位十进制数
B.BCD码是一种人为选定的0~9十个数字的代码
C.BCD码是一组4位二进制数,能表示十六以内的任何一个十进制数
D.BCD码有多种
42.余3码***对应的2421码为 。
A.*** B.*** C.*** D.***
43.一个四输入端与非门,使其输出为0的输入变量取值组合有 种。
A.15 B.8 C.7 D.1
44.一个四输入端或非门,使其输出为1的输入变量取值组合有 种。
A.15 B.8 C.7 D.1
45.A101101= 。
A.A B. C.0 D.1
46.下列四种类型的逻辑门中,可以用 实现与、或、非三种基本运算。
A.与门 B. 或门 C.非门 D.与非门
47.若将一个异或门(设输入端为A、B)当作反相器使用,则A、B端应 连接。
A.A或B中有一个接高电平; B.A或B中有一个接低电平;
C. A和B并联使用; D.不能实现。
48.下列逻辑代数式中值为0的是 。
A.A ( A B.A ( 1 C.A ( 0 D.
49.与逻辑式相等的式子是 。
A.ABC B.1+BC C.A D.
50.下列逻辑等式中不成立的有 。
A. B.
C. D.
51.的最简与-或表达式为 。
A.F=A B. C.F=A+B+C D.都不是
52.若已知,判断等式成立的最简单方法是依据 。
A .代入规则 B.对偶规则 C.反演规则 D.反演定理
53.根据反演规则,逻辑函数的反函数= 。
A. B. C. D.
54.逻辑函数的对偶式F'= 。
A. B.
C. D.
55.已知某电路的真值表如表T1.55所示,该电路的逻辑表达式为 。
A.F=C B.F=ABC C.F=AB+C D.都不是
表T1.55
A B C
F
A B C
F
0 0 0
0 0 1
0 1 0
0 1 1
0
1
0
1
1 0 0
1 0 1
1 1 0
1 1 1
0
1
1
1
56.函数F =AB +BC,使F=1的输入ABC组合为 。
A.ABC = 000 B.ABC = 010 C.ABC = 101 D.ABC = 110
57.已知,下列组合中, 可以肯定使F=0。
A.A = 0 , BC = 1 B.B = 1,C = 1 C.C = 1,D = 0 D.BC = 1,D = 1
58.在下列各组变量取值中,能使函数F(A,B,C,D)=∑m(0,1,2,4,6,13)的值为l是 。
A.1100 B.1001 C.0110 D.1110
59.以下说法中, 是正确的?
A.一个逻辑函数全部最小项之和恒等于1
B.一个逻辑函数全部最大项之和恒等于0
C.一个逻辑函数全部最小项之积恒等于1
D.一个逻辑函数全部最大项之积恒等于1
60.标准或-与式是由 构成的逻辑表达式。
A.与项某某 B.最小项某某 C.最大项相与 D.或项相与
61.逻辑函数F (A,B,C)=Σ m (0,1,4,6)的最简某某-与非式为 。
A. B. C. D.
62.若ABCDEFGH为最小项,则它有逻辑相邻项个数为 。
A.8 B.82 C.28 D.16
63.在四变量XX图中有 个小方格是“1”。
A.13 B.12 C.6 D.5
64.VHDL是在 年正式推出的。
A.1983 B.1985 C.1987 D.1989
65.VHDL的实体部分用来指定设计单元的 。
A.输入端口 B.输出端口
C.引脚 D.以上均可
66.一个实体可以拥有一个或多个 。
A.设计实体 B.结构体
C.输入 D.输出
67.在VHDL的端口声明语句中,用 声明端口为输入方向。
A.IN B.OUT
C.INOUT D.BUFFER
68.在VHDL的端口声明语句中,用 声明端口为具有读功能的输出方向。
A.IN B.OUT
C.INOUT D.BUFFER
69.在VHDL标识符命名规则中,以 开头的标识符是正确的。
A.字母 B.数字
C.字母或数字 D.下划线
70. 在VHDL中,目标信号的赋值符号是 。
A. =: B.=
C. := D.请点击下方选择您需要的文档下载。
以上为《1数字逻辑基础习题解答》的无排版文字预览,完整内容请下载
1数字逻辑基础习题解答由用户“chggong”分享发布,转载请注明出处